bestel_bg

produkte

Nuwe oorspronklike XQR17V16CC44V Spot Stock FPGA Veld Programmeerbare Hek Array Logic Ic Chip Geïntegreerde Stroombane

Kort beskrywing:


Produkbesonderhede

Produk Tags

Spesifikasies  
Geheue kategorie PROM
Digtheid 16777 kbits
Aantal woorde 2000 k
Stukkies per woord 8 stukkies
Pakkettipe KERAMIEK, LCC-44
Spelde 44
Logika Familie CMOS
Toevoerspanning 3.3V
Werkstemperatuur -55 tot 125 C (-67 tot 257 F)

Xilinx stel die hoëdigtheid QPro™ XQR17V16-reeks Radiation Hardened QML-konfigurasie-PROM's bekend wat 'n maklik-om-te-gebruik, koste-effektiewe metode bied vir die berging van groot Xilinx FPGA-konfigurasie-bitstrome.Die XQR17V16CC44V is 'n 3.3V-toestel met 'n stoorkapasiteit van 16 Mb en kan in 'n reeks- of greepwye modus werk.vir vereenvoudigde blokdiagram van die XQR17V16-toestelargitektuur.

Wanneer die FPGA in Master Serial-modus is, genereer dit 'n konfigurasieklok wat die PROM dryf.'n Kort toegangstyd na die stygende klokrand, verskyn data op die PROM DATA-uitsetpen wat aan die FPGA DIN-pen gekoppel is.Die FPGA genereer die toepaslike aantal klokpulse om die konfigurasie te voltooi.Sodra dit gekonfigureer is, deaktiveer dit die PROM.Wanneer die FPGA in Slaafreeksmodus is, moet die PROM en die FPGA albei deur 'n inkomende sein geklok word.

Wanneer die FPGA in Master SelectMAP-modus is, genereer dit die konfigurasieklok wat die PROM en die FPGA dryf.Na die stygende CCLK-rand is data beskikbaar op die PROMs DATA (D0-D7) penne.Die data sal in die FPGA geklok word op die volgende stygende rand van die CCLK.Wanneer die FPGA in Slave SelectMAP-modus is, moet die PROM en die FPGA albei deur 'n inkomende sein geklok word.'n Vrylopende ossillator kan gebruik word om die CCLK aan te dryf.Veelvuldige toestelle kan aaneengeskakel word deur die CEO-uitset te gebruik om die CE-invoer van die volgende toestel aan te dryf.Die klokinsette en die DATA-uitsette van alle PROM's in hierdie ketting is onderling verbind.Alle toestelle is versoenbaar en kan met ander lede van die gesin saamgevoeg word.Vir toestelprogrammering stel óf die Xilinx ISE Foundation óf ISE WebPACK sagteware die FPGA-ontwerplêer saam in 'n standaard Hex-formaat, wat dan na die meeste kommersiële PROM-programmeerders oorgedra word.

Kenmerke
• Lach-Up Immune to LET >120 MeV/cm2/mg
• Gewaarborgde TID van 50 kRad(Si) per spesifikasie 1019.5
• Vervaardig op epitaksiale substraat
• 16Mbit bergingskapasiteit
• Gewaarborgde werking oor volle militêre temperatuurreeks: –55°C tot +125°C
• Eenmalige programmeerbare (OTP) lees-alleen geheue wat ontwerp is om konfigurasie bitstrome van Xilinx FPGA toestelle te stoor
• Dubbele konfigurasiemodusse
♦ Reekskonfigurasie (tot 33 Mb/s)
♦ Parallel (tot 264 Mb/s by 33 MHz)
• Eenvoudige koppelvlak na die Xilinx QPro FPGA's
• Kaskaderbaar vir die berging van langer of veelvuldige bitstrome
• Programmeerbare terugstelpolariteit (aktief hoog of aktief laag) vir verenigbaarheid met verskillende FPGA-oplossings
• Lae-krag CMOS drywende hek proses
• 3.3V toevoerspanning
• Beskikbaar in keramiek CK44-pakkette(1)
• Programmeringsondersteuning deur vooraanstaande programmeerdervervaardigers
• Ontwerp ondersteuning deur die ISE Foundation of ISE WebPACK sagteware pakkette te gebruik
• Gewaarborgde 20 jaar lewensdatabehoud
Programmering
Die toestelle kan geprogrammeer word op programmeerders wat deur Xilinx of gekwalifiseerde derdeparty-verskaffers verskaf word.Die gebruiker moet verseker dat die toepaslike programmeringsalgoritme en die nuutste weergawe van die programmeerdersagteware gebruik word.Die verkeerde keuse kan die toestel permanent beskadig.
Beskrywing
• Lach-Up Immune to LET >120 MeV/cm2/mg
• Gewaarborgde TID van 50 kRad(Si) per spesifikasie 1019.5
• Vervaardig op epitaksiale substraat
• 16Mbit bergingskapasiteit
• Gewaarborgde werking oor volle militêre temperatuurreeks: –55°C tot +125°C
• Eenmalige programmeerbare (OTP) lees-alleen geheue wat ontwerp is om konfigurasie bitstrome van Xilinx FPGA toestelle te stoor
• Dubbele konfigurasiemodusse
♦ Reekskonfigurasie (tot 33 Mb/s)
♦ Parallel (tot 264 Mb/s by 33 MHz)
• Eenvoudige koppelvlak na die Xilinx QPro FPGA's
• Kaskaderbaar vir die berging van langer of veelvuldige bitstrome
• Programmeerbare terugstelpolariteit (aktief Hoog of aktief
Lae) vir verenigbaarheid met verskillende FPGA-oplossings
• Lae-krag CMOS drywende hek proses
• 3.3V toevoerspanning
• Beskikbaar in keramiek CK44-pakkette(1)
• Programmeringsondersteuning deur toonaangewende programmeerder
vervaardigers
• Ontwerpondersteuning deur die ISE Foundation of ISE te gebruik
WebPACK sagteware pakkette
• Gewaarborgde 20 jaar lewensdatabehoud


  • Vorige:
  • Volgende:

  • Skryf jou boodskap hier en stuur dit vir ons