bestel_bg

produkte

Logika & Flip Flops-SN74LVC74APWR

Kort beskrywing:

Die SNx4LVC74A-toestelle integreer twee positiewe rand-geaktiveerde D-tipe flip-flops in een gerieflike
toestel.
Die SN54LVC74A is ontwerp vir 2.7-V tot 3.6-V VCC-werking, en die SN74LVC74A is ontwerp vir
1.65-V tot 3.6-V VCC-werking.'n Lae vlak by die voorafbepaalde (PRE) of skoon (CLR) insette stel of herstel die uitsette, ongeag die vlakke van die ander insette.Wanneer PRE en CLR onaktief (hoog) is, word data by die data (D) inset wat aan die opsteltydvereistes voldoen, oorgedra na die uitsette op die positief-lopende flank van die klokpuls.Kloksnellering vind plaas op 'n spanningsvlak en is nie direk verwant aan die stygtyd van die klokpuls nie.Na die houtydinterval kan data by die D-invoer verander word sonder om die vlakke by die uitsette te beïnvloed.Die data I/O's en beheerinsette is oorspanningverdraagsaam.Hierdie kenmerk laat die gebruik van hierdie toestelle toe vir af-vertaling in 'n gemengde-spanning omgewing.


Produkbesonderhede

Produk Tags

Produk eienskappe

TIPE BESKRYWING
Kategorie Geïntegreerde stroombane (IC's)

Logika

Plakkies

Mnr Texas Instrumente
Reeks 74LVC
Pakket Tape & Reel (TR)

Snyband (CT)

Digi-Reel®

Produk Status Aktief
Funksie Stel (vooraf) en stel terug
Tik D-tipe
Uitset tipe Komplementêr
Aantal elemente 2
Aantal bisse per element 1
Klokfrekwensie 150 MHz
Maks voortplantingsvertraging @ V, Max CL 5.2ns @ 3.3V, 50pF
Sneller tipe Positiewe rand
Stroom - Uitset hoog, laag 24mA, 24mA
Spanning - Toevoer 1.65V ~ 3.6V
Huidig ​​- Rustig (Iq) 10 µA
Insetkapasitansie 5 pF
Werkstemperatuur -40°C ~ 125°C (TA)
Montage tipe Oppervlakmontering
Verskafferstoestelpakket 14-TSSOP
Pakket / houer 14-TSSOP (0,173", 4,40 mm breedte)
Basisproduknommer 74LVC74


Dokumente & Media

HULPBRONTIPE SKAKEL
Inligtingsblaaie SN54LVC74A, SN74LVC74A
Uitstalproduk Analoog oplossings

Logika oplossings

PCN Verpakking Reel 10/Jul/2018

Rolle 19/Apr/2018

HTML-datablad SN54LVC74A, SN74LVC74A
EDA modelle SN74LVC74APWR deur SnapEDA

SN74LVC74APWR deur Ultra Librarian

Omgewings- en uitvoerklassifikasies

KENMERK BESKRYWING
RoHS Status Voldoen aan ROHS3
Voggevoeligheidsvlak (MSL) 1 (Onbeperk)
REACH Status REACH Onaangeraak
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop en Latch

PlakkieenGrendelis algemene digitale elektroniese toestelle met twee stabiele toestande wat gebruik kan word om inligting te stoor, en een flip-flop of grendel kan 1 bietjie inligting stoor.

Flip-Flop (Afgekort as FF), ook bekend as 'n bistabiele hek, ook bekend as 'n bistabiele flip-flop, is 'n digitale logikakring wat in twee toestande kan werk.Flip-flops bly in hul toestand totdat hulle 'n insetpuls ontvang, ook bekend as 'n sneller.Wanneer 'n insetpuls ontvang word, verander die flip-flop-uitset van toestand volgens die reëls en bly dan in daardie toestand totdat 'n ander sneller ontvang word.

Vergrendeling, sensitief vir die polsvlak, verander toestand onder die vlak van die klokpuls, grendel is 'n vlak-geaktiveerde stooreenheid, en die aksie van databerging hang af van die vlakwaarde van die insetsein, slegs wanneer die grendel in die in staat stel, sal die uitset verander met die data-invoer.Latch is anders as flip-flop, dit is nie grendeldata nie, die sein by die uitset verander met die insetsein, net soos die sein wat deur 'n buffer gaan;sodra die grendelsein as 'n grendel optree, is die data gesluit en die insetsein werk nie.'n Grengel word ook 'n deursigtige grendel genoem, wat beteken dat die uitset deursigtig is vir die inset wanneer dit nie vasgemaak is nie.

Die verskil tussen grendel en flip-flop
Latch en flip-flop is binêre stoortoestelle met geheuefunksie, wat een van die basiese toestelle is om verskeie tydsberekeningslogika-stroombane saam te stel.Die verskil is: grendel is verwant aan al sy insetseine, wanneer die insetsein verander grendelveranderinge, is daar geen klokterminaal nie;flip-flop word deur die klok beheer, slegs wanneer die klok geaktiveer word om die huidige insette te monster, genereer die uitset.Natuurlik, omdat beide grendel en flip-flop tydsberekening logika is, is die uitset nie net verwant aan die huidige inset nie, maar ook verwant aan die vorige uitset.

1. grendel word geaktiveer deur vlak, nie sinchroniese beheer nie.DFF word geaktiveer deur klokrand en sinchrone beheer.

2、grendel is sensitief vir die insetvlak en word beïnvloed deur die bedradingsvertraging, so dit is moeilik om te verseker dat die uitset nie brame produseer nie;DFF is minder geneig om brame te produseer.

3, As jy hekkringe gebruik om grendel en DFF te bou, verbruik grendel minder hekhulpbronne as DFF, wat 'n beter plek vir grendel as DFF is.Daarom is die integrasie van die gebruik van grendel in ASIC hoër as DFF, maar die teenoorgestelde is waar in FPGA, want daar is geen standaard grendeleenheid in FPGA nie, maar daar is DFF-eenheid, en 'n LATCH benodig meer as een LE om gerealiseer te word.grendel is vlak geaktiveer, wat gelykstaande is aan 'n aktiveer einde, en na aktivering (ten tye van aktiveer vlak) is gelykstaande aan 'n draad, wat verander met Die uitset wissel met die uitset.In die nie-geaktiveerde toestand is om die oorspronklike sein te handhaaf, wat gesien kan word en flip-flop verskil, in werklikheid, baie keer grendel is nie 'n plaasvervanger vir ff.

4, sal grendel uiters komplekse statiese tydsberekeningsanalise word.

5, tans, word grendel net gebruik in die baie hoë-end stroombaan, soos Intel se P4 SVE.FPGA het grendel eenheid, die register eenheid kan gekonfigureer word as 'n grendel eenheid, in Xilinx v2p handleiding sal gekonfigureer word as register / grendel eenheid, die aanhangsel is xilinx half sny struktuur diagram.Ander modelle en vervaardigers van FPGA's het nie gaan kyk nie.-- Persoonlik dink ek xilinx is in staat om direk ooreenstem met die altera kan meer moeilikheid wees, om 'n paar LE om te doen, maar nie xilinx toestel elke sny kan so gekonfigureer word, altera se enigste DDR koppelvlak het 'n spesiale grendel eenheid, gewoonlik net hoëspoedkring sal in die grendelontwerp gebruik word.altera se LE is geen grendel struktuur, en kyk na die sp3 en sp2e, en ander nie om te kontroleer, die handleiding sê dat hierdie opset word ondersteun.Die uitdrukking wangdian oor altera is reg, altera se ff kan nie gekonfigureer word om te grendel nie, dit gebruik 'n opsoektabel om grendel te implementeer.

Die algemene ontwerpreël is: vermy grendel in die meeste ontwerpe.dit sal jou laat ontwerp die tydsberekening is klaar, en dit is baie verborge, nie-veteraan kan nie vind nie.grendel die grootste gevaar is om nie brame te filter nie.Dit is uiters gevaarlik vir die volgende vlak van die kring.Daarom, solank jy D flip-flop plek kan gebruik, moenie grendel gebruik nie.


  • Vorige:
  • Volgende:

  • Skryf jou boodskap hier en stuur dit vir ons