XC2C256-7TQG144C QFP144 xilinx skyfies 1.8V Inset-uitset hoeveelheid 118 FLASH PLD IC elektronies
Produk eienskappe
TIPE | BESKRYWING | KIES |
Kategorie | Geïntegreerde stroombane (IC's) |
|
Mnr | AMD Xilinx |
|
Reeks | CoolRunner II |
|
Pakket | Skinkbord |
|
Produk Status | Aktief |
|
Programmeerbare tipe | In Stelsel Programmeerbaar |
|
Vertragingstyd tpd(1) Maks | 6.7 ns |
|
Spanningtoevoer – Intern | 1.7V ~ 1.9V |
|
Aantal logiese elemente/blokke | 16 |
|
Aantal makroselle | 256 |
|
Aantal poorte | 6000 |
|
Aantal I/O | 118 |
|
Werkstemperatuur | 0°C ~ 70°C (TA) |
|
Montage tipe | Oppervlakmontering |
|
Pakket / houer | 144-LQFP |
|
Verskafferstoestelpakket | 144-TQFP (20×20) |
|
Basisproduknommer | XC2C256 |
|
Rapporteer produkinligtingfout
Sien soortgelyk
Dokumente & Media
HULPBRONTIPE | SKAKEL |
Inligtingsblaaie | XC2C256-datablad |
Omgewingsinligting | Xiliinx RoHS-sertifikaat |
Uitstalproduk | CoolRunner™-II CPLD's |
PCN-samestelling/oorsprong | Mult Dev LeadFrame Change 29/Okt/2018 |
HTML-datablad | XC2C256-datablad |
Omgewings- en uitvoerklassifikasies
KENMERK | BESKRYWING |
RoHS Status | Voldoen aan ROHS3 |
Voggevoeligheidsvlak (MSL) | 3 (168 uur) |
REACH Status | REACH Onaangeraak |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
'n Komplekse programmeerbare logika-toestel (CPLD) is 'n logiese toestel met heeltemal programmeerbare EN/OF-skikkings en makroselle.Makroselle is die hoofboublokke van 'n CPLD, wat komplekse logiese bewerkings en logika bevat vir die implementering van disjunktiewe normale vormuitdrukkings.EN/OF skikkings is heeltemal herprogrammeerbaar en verantwoordelik vir die uitvoering van verskeie logiese funksies.Makroselle kan ook gedefinieer word as funksionele blokke wat verantwoordelik is vir die uitvoering van opeenvolgende of kombinatoriese logika.
'n Komplekse programmeerbare logika-toestel is 'n innoverende produk in vergelyking met vroeëre logika-toestelle soos programmeerbare logika-skikkings (PLA's) en Programmeerbare Array-logika (PAL).Die vroeëre logika-toestelle was nie programmeerbaar nie, so die logika is gebou deur verskeie logika-skyfies saam te kombineer.'n CPLD het 'n kompleksiteit tussen PAL's en veldprogrammeerbare hekskikkings (FPGA's).Dit het ook die argitektoniese kenmerke van beide PAL's en FPGA's.Die belangrikste argitektoniese verskil tussen 'n CPLD en FPGA is dat FPGA's op soektabelle gebaseer is, terwyl CPLD's op see-van-hekke gebaseer is.
Die algemene kenmerke van CPLD's en FPGA's is dat hulle albei 'n groot aantal hekke en buigsame voorsienings vir logika het.Terwyl algemene kenmerke tussen CPLD's en PAL's nie-vlugtige konfigurasiegeheue insluit.CPLD's is leiers in die mark van programmeerbare logika-toestelle, met veelvuldige voordele soos gevorderde programmering, lae koste, nie-vlugtig en maklik om te gebruik.
Akomplekse programmeerbare logika toestel(CPLD) is 'nprogrammeerbare logika toestelmet kompleksiteit tussen dié vanPAL'senFPGA's, en argitektoniese kenmerke van beide.Die hoofbousteen van die CPLD is amakrosel, wat logika-implementering bevatdisjunktiewe normale vormuitdrukkings en meer gespesialiseerde logiese bewerkings.
Kenmerke[wysig]
Sommige van die CPLD-kenmerke is gemeen metPAL's:
- Nie-vlugtige konfigurasiegeheue.Anders as baie FPGA's, 'n eksterne konfigurasieRomis nie nodig nie, en die CPLD kan onmiddellik funksioneer wanneer die stelsel begin.
- Vir baie verouderde CPLD-toestelle beperk roetering die meeste logikablokke om inset- en uitsetseine te hê wat aan eksterne penne gekoppel is, wat geleenthede vir interne toestandberging en diep gelaagde logika verminder.Dit is gewoonlik nie 'n faktor vir groter CPLD's en nuwer CPLD-produkfamilies nie.
Ander kenmerke is gemeen metFPGA's:
- Groot aantal hekke beskikbaar.CPLD's het tipies die ekwivalent van duisende tot tienduisendelogiese poorte, wat implementering van matig ingewikkelde dataverwerkingstoestelle moontlik maak.PAL's het gewoonlik hoogstens 'n paar honderd hekekwivalente, terwyl FPGA's tipies wissel van tienduisende tot etlike miljoene.
- Sommige bepalings vir logika meer buigsaam assom-van-produkuitdrukkings, insluitend ingewikkelde terugvoerpaaie tussen makroselle, en gespesialiseerde logika vir die implementering van verskeie algemeen gebruikte funksies, soos bv.heelgetal rekenkunde.
Die mees opvallende verskil tussen 'n groot CPLD en 'n klein FPGA is die teenwoordigheid van on-chip nie-vlugtige geheue in die CPLD, wat dit moontlik maak om CPLD's te gebruik vir "selflaailaaier”-funksies, voordat beheer oorgedra word aan ander toestelle wat nie hul eie permanente programberging het nie.'n Goeie voorbeeld is waar 'n CPLD gebruik word om konfigurasiedata vir 'n FPGA vanaf nie-vlugtige geheue te laai.[1]
Onderskeidings[wysig]
CPLD's was 'n evolusionêre stap van selfs kleiner toestelle wat hulle voorafgegaan het,PLA's(eers gestuur deurSignetika), enPAL's.Hierdie is op hul beurt voorafgegaan deurstandaard logikaprodukte, wat geen programmeerbaarheid bied nie en gebruik is om logiese funksies te bou deur verskeie standaard logika-skyfies (of honderde daarvan) fisies aan mekaar te bedraad (gewoonlik met bedrading op 'n gedrukte stroombaanbord of -borde, maar soms, veral vir prototipering, met behulp vandraad omhulselbedrading).
Die belangrikste onderskeid tussen FPGA- en CPLD-toestelargitekture is dat CPLD's intern gebaseer is opopsoek tabelle(LUT's) terwyl FPGA's gebruiklogiese blokke.