LCMXO2-256HC-4TG100C Oorspronklik en nuut met mededingende prys in voorraad IC-verskaffer
Produk eienskappe
Pbvry kode | Ja |
Rohs-kode | Ja |
Deel Lewensiklus Kode | Aktief |
Ihs Vervaardiger | LATTICE SEMICONDUCTOR CORP |
Deel Pakket Kode | QFP |
Pakketbeskrywing | LFQFP, |
Speldetelling | 100 |
Bereik Voldoeningskode | voldoen |
ECCN-kode | EAR99 |
HTS kode | 8542.39.00.01 |
Samacsys vervaardiger | Tralie halfgeleier |
Bykomende kenmerk | WERK OOK MET 3.3 V NOMINALE VOORSIENING |
JESD-30-kode | S-PQFP-G100 |
JESD-609-kode | e3 |
Lengte | 14 mm |
Voggevoeligheidsvlak | 3 |
Aantal toegewyde insette | |
Aantal I/O-lyne | |
Aantal insette | 55 |
Aantal uitsette | 55 |
Aantal terminale | 100 |
Bedryfstemperatuur - maks | 85 °C |
Bedryfstemperatuur - Min | |
Organisasie | 0 TOEGEWYDE INSETTE, 0 I/O |
Uitset funksie | GEMENG |
Pakket liggaamsmateriaal | PLASTIEK/EPOXIE |
Pakketkode | LFQFP |
Pakketekwivalensiekode | TQFP100,.63SQ |
Pakketvorm | VIERKANT |
Pakketstyl | FLATPAK, LAE PROFIEL, FYN PLEK |
Verpakkingsmetode | SKIKKIE |
Piek hervloeitemperatuur (cel) | 260 |
Kragbronne | 2,5/3,3 V |
Programmeerbare logika tipe | FLITS PLD |
Vertraging van voortplanting | 7.36 ns |
Kwalifikasie Status | Nie Gekwalifiseerd nie |
Sithoogte - Maks | 1,6 mm |
Toevoerspanning-Maks | 3,462 V |
Toevoerspanning-Min | 2,375 V |
Toevoerspanning-Nom | 2,5 V |
Oppervlakmontering | JA |
Temperatuur graad | ANDER |
Terminale afwerking | Matblik (Sn) |
Terminale vorm | MEEEVLERK |
Terminale toonhoogte | 0,5 mm |
Terminale posisie | QUAD |
Tyd@piek hervloeitemperatuur-maksimum (s) | 30 |
Breedte | 14 mm |
Produk Inleiding
Die Complex Programmable Logic Device (CPLD) is 'n toepassingspesifieke Geïntegreerde Kring (ASIC) in die LSI (Grootskaal Geïntegreerde Kring) Geïntegreerde Kring).Dit is geskik vir beheer intensiewe digitale stelsel ontwerp, en die vertraging beheer is gerieflik.CPLD is een van die vinnigste groeiende toestelle in geïntegreerde stroombane.
Komponente van CPLD
CPLD is 'n komplekse programmeerbare logika toestel met groot skaal en komplekse struktuur, wat behoort tot die reeks van grootskaalsegeïntegreerde stroombane.
CPLD het vyf hoofdele: logiese skikkingsblok, makro-eenheid, uitgebreide produkterm, programmeerbare bedrade skikking en I/O-beheerblok.
1. Logiese Skikkingsblok (LAB)
'n Logiese skikkingsblok bestaan uit 'n skikking van 16 makroselle, en verskeie LABS word aan mekaar verbind deur 'n programmeerbare skikking (PIA) en 'n globale bus
2. Makro-eenheid
Die makro-eenheid in die MAX7000-reeks bestaan uit drie funksionele blokke: 'n logiese skikking, 'n produkkeusematriks en 'n programmeerbare register.
3. Verlengde produktermyn
Een produkterm van elke makrosel kan omgekeerd teruggestuur word na die logiese skikking.
4. Programmeerbare bedrade skikking PIA
Elke LAB kan gekoppel word om die vereiste logika te vorm deur die programmeerbare bedrade skikking.Hierdie globale bus is 'n programmeerbare kanaal wat enige seinbron in die toestel aan sy bestemming kan koppel.
5. I/O beheer blok
Die I/O-beheerblok laat toe dat elke I/O-pen individueel gekonfigureer word vir toevoer/afvoer en tweerigtingwerking.
Vergelyking van CPLD en FPGA
Alhoewel beideFPGAenCPLDis programmeerbare ASIC-toestelle en het baie algemene kenmerke, as gevolg van die verskille in die struktuur van CPLD en FPGA, het hulle hul eie eienskappe:
1.CPLD is meer geskik vir die voltooiing van verskeie algoritmes en kombinatoriese logika, en FP GA is meer geskik vir die voltooiing van sekwensiële logika.Met ander woorde, FPGA is meer geskik vir flip-flop ryk struktuur, terwyl CPLD meer geskik is vir flip-flop beperkte en produk term ryk struktuur.
2.Die deurlopende roetestruktuur van CPLD bepaal dat sy tydsvertraging eenvormig en voorspelbaar is, terwyl die gesegmenteerde roetestruktuur van FPGA sy vertraging onvoorspelbaarheid bepaal.
3.FPGA het meer buigsaamheid as CPLD in programmering.CPLD word geprogrammeer deur die logiese funksie met 'n vaste interne verbindingskring te wysig, terwyl FPGA geprogrammeer word deur die bedrading van die interne verbinding te verander.FP GA kan onder 'n logiese hek geprogrammeer word, terwyl CPLD onder 'n logiese blok geprogrammeer word.
4.Die integrasie van FPGA is hoër as dié van CPLD, en dit het meer komplekse bedradingstruktuur en logika-implementering.
5.CPLD is geriefliker om te gebruik as FPGA.CPLD-programmering met E2PROM- of FASTFLASH-tegnologie, geen eksterne geheueskyfie nie, maklik om te gebruik.Die programmeringsinligting van FPGA moet egter in eksterne geheue gestoor word, en die gebruiksmetode is ingewikkeld.
6. CPLDS is vinniger as FPgas en het groter tydvoorspelbaarheid.Dit is omdat FPGA's hekvlak-programmering is en verspreide interkonneksies tussen CLBS aangeneem word, terwyl CPLDS logiese blokvlak-programmering is en die interkonneksies tussen hul logiese blokke saamgevoeg word.
7.In die programmering manier, CPLD is hoofsaaklik gebaseer op E2PROM of FLASH geheue programmering, programmering tye tot 10,000 keer, die voordeel is dat die stelsel afskakel die programmering inligting nie verlore gaan nie.CPLD kan in twee kategorieë verdeel word: programmering op die programmeerder en programmering op die stelsel.Die meeste van die FPGA is gebaseer op SRAM-programmering, die programmeringsinligting gaan verlore wanneer die stelsel afgeskakel word, en die programmeringsdata moet teruggeskryf word na die SRAM van buite die toestel elke keer as dit aangeskakel word.Die voordeel daarvan is dat dit enige tyd geprogrammeer kan word, en dit kan vinnig in die werk geprogrammeer word om dinamiese konfigurasie op die bordvlak en stelselvlak te bewerkstellig.
8. CPLD-vertroulikheid is goed, FPGA-vertroulikheid is swak.
9. Oor die algemeen is die kragverbruik van CPLD groter as dié van FPGA, en hoe hoër die integrasiegraad, hoe duideliker.