(Elektroniese komponente) 5V927PGGI8
Produk eienskappe
TIPE | BESKRYWING |
Kategorie | Geïntegreerde stroombane (IC's) |
Mnr | Renesas Electronics America Inc |
Reeks | - |
Pakket | Tape & Reel (TR) |
Produk Status | Verouderd |
Tik | Klokgenerator |
PLL | Ja met Bypass |
Invoer | LVTTL, Kristal |
Uitset | LVTTL |
Aantal stroombane | 1 |
Verhouding – Invoer: Uitset | 2:4 |
Differensiaal – Invoer: Uitset | Nee/Nee |
Frekwensie – Maks | 160MHz |
Verdeler/Vermenigvuldiger | Ja/Nee |
Spanning – Toevoer | 3V ~ 3,6V |
Werkstemperatuur | -40°C ~ 85°C |
Montage tipe | Oppervlakmontering |
Pakket / houer | 16-TSSOP (0,173 duim, 4,40 mm breedte) |
Verskafferstoestelpakket | 16-TSSOP |
Basisproduknommer | IDT5V927 |
Dokumente & Media
HULPBRONTIPE | SKAKEL |
Inligtingsblaaie | IDT5V927 |
PCN veroudering/ EOL | Hersiening 23/Des/2013 |
HTML-datablad | IDT5V927 |
Omgewings- en uitvoerklassifikasies
KENMERK | BESKRYWING |
Voggevoeligheidsvlak (MSL) | 1 (Onbeperk) |
REACH Status | REACH Onaangeraak |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Bykomende hulpbronne
KENMERK | BESKRYWING |
Ander name | 5V927PGGI8 |
Standaard Pakket | 4 000 |
Produk besonderhede
24-BITS DIGITALE SEINVERWERKER
Die Motorola DSP56307, 'n lid van die DSP56300-familie van programmeerbare digitale seinverwerkers (DSP's), ondersteun draadlose infrastruktuurtoepassings met algemene filterbewerkings.Die on-chip verbeterde filter-koverwerker (EFCOP) verwerk filteralgoritmes parallel met kernwerking, en verhoog dus algehele DSP-werkverrigting en doeltreffendheid.Soos die ander familielede, gebruik die DSP56307 'n hoëprestasie, enkelklok-siklus-per-instruksie-enjin (kodeversoenbaar met Motorolas gewilde DSP56000-kernfamilie), 'n vatverskuiwer, 24-bis-adressering, 'n instruksiekas, en 'n direkte geheue toegang kontroleerder, soos in Figuur 1. Die DSP56307 bied werkverrigting teen 100 miljoen instruksies (MIPS) per sekonde met behulp van 'n interne 100 MHz klok met 2,5 volt kern en onafhanklike 3,3 volt inset/uitset krag.
Oorsig
Deur die tweede generasie ASMBL (Advanced Silicon Modular Block) kolom-gebaseerde argitektuur te gebruik, bevat die XC5VLX330T-3FFG1738I vyf verskillende platforms (subfamilies), die meeste keuse wat deur enige FPGA-familie aangebied word.Elke platform bevat 'n ander verhouding van kenmerke om die behoeftes van 'n wye verskeidenheid gevorderde logika-ontwerpe aan te spreek.Benewens die mees gevorderde, hoëprestasie logika-stof, bevat XC5VLX330T-3FFG1738I FPGA's baie harde-IP-stelselvlakblokke, insluitend kragtige 36-Kbit-blok-RAM/EIEU's, tweede generasie 25 x 18 DSP-skywe, Kies IO-tegnologie met ingeboude- in digitaal beheerde impedansie, Chip Sync bron-sinchroniese koppelvlakblokke, stelselmonitor-funksionaliteit,
KENMERKE
Hoëprestasie DSP56300-kern
● 100 miljoen instruksies per sekonde (MIPS) met 'n 100 MHz-klok by 2,5 V-kern en 3,3 VI/O
● Voorwerpkode versoenbaar met die DSP56000-kern
● Hoogs parallelle instruksiestel
● Data rekenkundige logiese eenheid (ALU)
- Ten volle pyplyn 24 x 24-bis parallelle vermenigvuldiger-akkumulator
- 56-bis parallel loop shifter (vinnige verskuiwing en normalisering; bietjie stroom generering en ontleding)
- Voorwaardelike ALU-instruksies
- 24-bis of 16-bis rekenkundige ondersteuning onder sagtewarebeheer
● Programbeheereenheid (PCU)
- Posisie onafhanklike kode (PIC) ondersteuning
- Adresseringsmodusse geoptimaliseer vir DSP-toepassings (insluitend onmiddellike afwykings)
- Op-chip instruksie kasbeheerder
- Op-chip geheue-uitbreidbare hardeware stapel
- Geneste hardeware DO-lusse
- Vinnige outo-terugkeer onderbrekings
● Direkte geheue toegang (DMA)
- Ses DMA-kanale wat interne en eksterne toegang ondersteun
- Een-, twee- en driedimensionele oordragte (insluitend sirkelvormige buffering)
- Einde-van-blok-oordrag onderbrekings
- Sneller van onderbrekingslyne en alle randapparatuur
● Fase-geslote lus (PLL)
- Laat verandering van lae kragverdelingsfaktor (DF) toe sonder verlies van slot
- Uitsetklok met skeefuitskakeling
● Hardeware ontfouting ondersteuning
- On-Chip Emulation (Op CE) module
- Gesamentlike toetsaksiegroep (JTAG) toetstoegangpoort (TAP)
- Adresspoormodus weerspieël interne Program-RAM-toegange by die eksterne poort